Главная  Каталог авторов Каталог трудов Расширенный поиск Добавление статей Регистрация

Листинг всех работ автора. Нажмите на название работы чтобы получить по ней полную информацию.

Соловьев Р.А. (Soloviev Roman)
2004 
 Gavrilov S.V., Glebov A.L., Soloviev Roman, Becer M.
Delay Noise Pessimism Reduction by Logic Correlations
2005 
 Соловьев Р.А., Гаврилов С.В.
Анализ помех, влияющих на задержку, с помощью графа парных ограничений
 Соловьев Р.А.
Помеха задержки в СБИС и методы ее анализа на примере алгоритма ветвей и границ
 Соловьев Р.А., Глебов А.Л.
Помехи, влияющие на задержку, и их анализ в цифровых СБИС с помощью логических ограничений
 Глебов А.Л., Гаврилов С.В., Соловьев Р.А.
Анализ помех, влияющих на задержку прохождения сигнала в цифровых СБИС, на основе логических ограничений
2006 
 Гаврилов С.В., Глебов А.Л., Лялинская О.В., Соловьев Р.А.
Использование результатов характеризации реальных библиотек логических вентилей в статистическом временном анализе
 Соловьев Р.А., Глебов А.Л., Гаврилов С.В.
Статический временной анализ с обнаружением ложных проводящих путей на основе логических импликаций
 Гаврилов С.В., Глебов А.Л., Соловьев Р.А.
Обнаружение ложных проводящих путей в статическом временном анализе на основе логических импликаций
2007 
 Гаврилов С.В., Глебов А.Л., Соловьев Р.А.
Обнаружение ложных путей в цифровой схеме на основе логических импликаций
 Каграманян Э.Р., Соловьев Р.А.
Методы статистического анализа для реального маршрута проектирования
2008 
 Соловьев Р.А., Гаврилов С.В., Глебов А.Л.
Статистический анализ быстродействия с учетом реконвергенции проводящих путей и вариации фронтов
 Sundareswaran Savithri, Gavrilov S.V., Soloviev Roman, Rajendran Panda
A Timing Methodology Considering Within-Die Clock Skew Variations
 Gavrilov S.V., Soloviev Roman, Sundareswaran Savithri, Rajendran Panda
Interdependent setup-hold characterization and timing analysis
2009 
 Егоров Ю.Б., Гаврилов С.В., Соловьев Р.А., Стемпковский А.Л.
Программа NanoLib-Sim (NL-Sim) характеризации библиотечных элементов и сложно-функциональных блоков нанометровых СБИС (свид-во №2009616372)
2010 
 Гудкова О.Н., Скачкова Е.П., Муханюк Н.Н., Гаврилов С.В., Соловьев Р.А.
Методы ускоренной характеризации больших параметризованных сложно-функциональных блоков
2012 
 Амербаев В.М., Стемпковский А.Л., Соловьев Р.А.
Параллельные вычисления в кольце гауссовых чисел над полем Галуа GF(p)
 Гаврилов С.В., Гудкова О.Н., Соловьев Р.А.
Программа NL-LCA автоматического поиска и генерации логических ограничений в КМОП-схемах (№2012611913)
2013 
 Амербаев В.М., Стемпковский А.Л., Соловьев Р.А.
Принципы рекурсивных модулярных вычислений
 Амербаев В.М., Тельпухов Д.В., Соловьев Р.А.
Реализация библиотеки модульных арифметических операций на основе алгоритмов минимизации логических функций
 Амербаев В.М., Соловьев Р.А., Стемпковский А.Л.
Вычислительный элемент модулярной арифметики (№123995)
 Амербаев В.М., Тельпухов Д.В., Щелоков А.Н., Соловьев Р.А.
Реализация библиотеки модульных арифметических операций на основе алгоритмов минимизации логических функций
 Amerbaev V.M., Telpukhov D.V., Stempkovsky A.L., Soloviev Roman
Efficient Calculation of Cyclic Convolution by Means of Fast Fourier Transform in a Finite Field
 Gavrilov S.V., Gudkova O.N., Soloviev Roman
Timing Analysis for Complex Digital Gates and Circuits Accounting for Transistor Degradation
2014 
 Тельпухов Д.В., Амербаев В.М., Балака Е.С., Соловьев Р.А.
Разработка аппаратного модулярного фильтра с конечной импульсной характеристикой на базе теоретико-числового быстрого преобразования Фурье
 Амербаев В.М., Балака Е.С., Соловьев Р.А., Тельпухов Д.В.
Анализ и синтез арифметического узла проф. Поспелова Д.А. поля Галуа
 Соловьев Р.А., Балака Е.С., Тельпухов Д.В.
Устройство для вычисления скалярного произведения векторов с коррекцией ошибок на базе системы остаточных классов
 Соловьев Р.А., Тельпухов Д.В., Амербаев В.М., Балака Е.С.
Построение обратных преобразователей модулярной арифметики с коррекцией ошибок на базе полиадического кода
 Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В., Соловьев А.Н., Мячиков М.В.
Моделирование возникновения неисправностей для оценки надежностных характеристик логических схем
 Amerbaev V.M., Soloviev Roman, Telpukhov D.V.
Hardware implementation of fir filter based on number-theoretic fast fouriertransform in residue number system
 Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Щелоков А.Н.
Исследование и разработка аппаратных однотактовых умножителей на базе модулярных вычислительных структур
 Stempkovsky A.L., Amerbaev V.M., Soloviev Roman, Isaeva T.Yu., Balaka E.S., Telpukhov D.V.
Principles of recursive Residue Number System computation
 Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Щелоков А.Н.
Исследование эффективности модулярных вычислительных структур при проектировании аппаратных однотактных умножителей
 Амербаев В.М., Соловьев Р.А., Тельпухов Д.В.
Метод вычисления циклической свертки на базе БПФ с использованием чисел Прота
 Соловьев Р.А., Тельпухов Д.В.
Методика выбора базисных оснований для рекурсивной модулярной арифметики
2015 
 Тельпухов Д.В., Соловьев Р.А., Рухлов В.С., Поперечный П.С.
Особенности проектирования модулярных многовходовых сумматоров с помощью современных САПР
 Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Поперечный П.С., Рухлов В.С., Щелоков А.Н., Михмель А.С.
Разработка устройства для вычисления результата операции скалярного произведения векторов на базе интрамодулярного разложения комплексных чисел в модулярной арифметике
 Амербаев В.М., Балака Е.С., Тельпухов Д.В., Соловьев Р.А.
Применение информационной избыточности для повышения надежности арифметического узла вычислительного элемента бимодульной арифметики
 Соловьев Р.А., Тельпухов Д.В., Поперечный П.С., Щелоков А.Н.
Разработка комплексного КИХ фильтра на базе теоремы гаусса об изоморфизме в модулярной арифметике
 Тельпухов Д.В., Соловьев Р.А., Мячиков М.В.
Разработка практических метрик для оценки методов повышения сбоеустойчивости комбинационных схем
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Мячиков М.В.
Повышение отказоустойчивости логических схем с использованием нестандартных мажоритарных элементов
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Рухлов В.С.
Тестовая система для сравнения алгоритмов, увеличивающих надежность комбинационных схем
 Соловьев Р.А., Тельпухов Д.В., Рухлов В.С., Щелоков А.Н.
Автоматическая система тестов для оценки алгоритмов увеличения надежности логических схем
2016 
 Балака Е.С., Рухлов И.С., Щелоков А.Н., Соловьев Р.А.
Разработка и синтез сумматоров по модулям 2^n±1 с параллельным переносом
 Тельпухов Д.В., Соловьев Р.А., Балака Е.С., Рухлов В.С., Михмель А.С.
Особенности проектирования модулярных умножителей с помощью современных САПР
 Тельпухов Д.В., Соловьев Р.А., Тельпухова Н.В., Щелоков А.Н.
Оценка параметра логической чувствительности комбинационной схемы к однократным ошибкам с помощью вероятностных методов
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Тельпухова Н.В.
Исследование вероятностных методов оценки логической уязвимости комбинационных схем
 Иванова Г.А., Соловьев Р.А., Тельпухов Д.В., Щелоков А.Н.
Исследование вероятностных методов оценки надежности логических схем
 Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В.
Повышение сбоеустойчивости логических схем на основе частичного ресинтеза схемы
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Мячиков М.В., Тельпухова Н.В.
Разработка технологически-независимых метрик для оценки маскирующих свойств логических схем
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Мячиков М.В.
Методы повышения производительности вычислений при расчёте метрик надёжности комбинационных логических схем
 Щелоков А.Н., Тельпухов Д.В., Соловьев Р.А., Стемпковский А.Л.
Улучшение параметров устойчивости логических схем к сбоям с помощью частичного ресинтеза
2017 
 Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Щелоков А.Н.
Реализация сверточной нейронной сети на базе вычислений с фиксированной точкой в ПЛИС
 Соловьев Р.А., Кустов А.Г., Рухлов В.С., Щелоков А.Н., Пузырьков Д.В.
Аппаратная реализация свёрточной нейронной сети в ПЛИС на базе вычислений с фиксированной точкой
 Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Telpukhova N.V.
Probabilistic methods for reliability evaluation of combinational circuits
 Telpukhov D.V., Soloviev Roman, Balaka E.S., Рухлов В.С., Mikhmel A.S.
Design features of the RNS-based multipliers using advanced CAD
 Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Рухлов В.С.
Автоматическая сегментация спутниковых снимков на базе модифицированной свёрточной нейронной сети UNET
 Стемпковский А.Л., Тельпухов Д.В., Жукова Т.Д., Гуров С.И., Соловьев Р.А.
Методы синтеза сбоеустойчивых комбинационных КМОП схем, обеспечивающих автоматическое исправление ошибок
 Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Naviner L., Myachikov M.V.
Practical Metrics for Evaluation of Fault-Tolerant Logic Design
 Stempkovsky A.L., Telpukhov D.V., Soloviev Roman
Accurate Method for Identical Fault Search in Logical Circuits
 Тельпухов Д.В., Соловьев Р.А.
Метод поиска эквивалентных ошибок в логических схемах
2018 
 Соловьев Р.А., Кустов А.Г., Тельпухов Д.В., Рухлов В.С.
Прототипирование высокоскоростной нейронной сети в ПЛИС для классификации изображений видеопотока
 Соловьев Р.А., Кустов А.Г., Рухлов В.С.
Методика реализации нейронной сети для распознания рукописных цифр в FPGA на основе вычислений с фиксированной точкой
 Stempkovsky A.L., Telpukhov D.V., Soloviev Roman
Fast and Accurate Resource-aware functional ECO Patch Generation Tool
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Битков Ю.В.
Разработка методов автоматизации ресурсоориентированной функциональной коррекции логических схем
2019 
 Soloviev Roman, Stempkovsky A.L., Telpukhov D.V.
Study of fault tolerance methods for hardware implementations of convolutional neural networks
 Soloviev Roman, Telpukhov D.V., Kustov A.G., Рухлов В.С., Isaeva T.Yu.
Real-Time Recognition of Handwritten Digits in FPGA Based on Neural Network with Fixed Point Calculations
 Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Исаева Т.Ю., Волков А.А
Применение методов модулярной арифметики при разработке аппаратных реализаций нейронных сетей
 Soloviev Roman, Kustov A.G., Telpukhov D.V., Рухлов В.С., Kalinin A.
Fixed-Point Convolutional Neural Network for Real-Time Video Processing in FPGA
2020 
 Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Рухлов В.С., Mikhmel A.S.
Hardware and software solutions to increase the reliability of combinational logic in the fpga basis
 Wang W., Soloviev Roman, Stempkovsky A.L., Telpukhov D.V., Volkov A.A.
Method for whale re-identification based on siamese nets and adversarial training
 Рухлов В.С., Соловьев Р.А., Кустов А.Г.
Программно-аппаратные решения повышения сбоеустойчивости комбинационных схем в базисе ПЛИС с учётом межсоединений и блоков ввода-вывода
 Atwood J., Halpern Y., Baljekar P., Breck E., Sculley D., Soloviev Roman
The Inclusive Images Competition
 Soloviev Roman, Melekhov I., Lesonen T., Vaattovaara E., Tervonen O., Tiulpin A.
Bayesian feature pyramid networks for automatic multi-label segmentation of chest X-rays and assessment of cardio-thoratic ratio
 Soloviev Roman, Telpukhov D.V., Mkrtchan I.A., Kustov A.G., Stempkovsky A.L.
Hardware implementation of convolutional neural networks based on residue number system
 Telpukhov D.V., Soloviev Roman, Рухлов В.С., Khvatov V.M., Mikhmel A.S.
Development of a method for timing analysis of reconfigurable system-on-a-chip based on models of special logic elements
 Soloviev Roman, Vakhrushev M., Radionov A., Romanova I.I., Amerikanov A.A., Aliev V., Shvets A.A.
Deep learning approaches for understanding simple speech commands
2021 
 Romanov A.Yu., Stempkovsky A.L., Lariushkin I.V., Novoselov G.E., Soloviev Roman, Starykh V.A., Romanova I.I., Telpukhov D.V., Mkrtchan I.A.
Analysis of Posit and Bfloat Arithmetic of Real Numbers for Machine Learning
 Mikhaylevskiy S.S., Chernyavskiy V., Pavlishen V., Romanova I.I., Soloviev Roman
Fast Emotion Recognition Neural Network for IoT Devices
 Soloviev Roman, Telpukhov D.V., Romanova I.I., Kustov A.G., Mkrtchan I.A.
Real-time Object Detection with FPGA Using CenterNet
 Stempkovskiy A., Telpukhov D., Soloviev Roman, Nadolenko V.
Increasing the Accuracy of Reliability-aware Resynthesis with Standard Cell Reliability Characterization
 Soloviev Roman, Wang W., Gabruseva T.
Weighted Boxes Fusion: Ensembling Boxes from Different Object Detection Models
 

Сайт ИППМ    Сайт ИнфоМЭС    Обратная связь

Copyright © 2012-2022 ИППМ РАН. All Rights Reserved.
Обновлённая и существенно переработанная версия системы от 2016 года.

Разработка сайта - ИППМ РАН