# Федеральное государственное бюджетное учреждение науки Институт проблем проектирования в микроэлектронике Российской академии наук (ИППМ РАН)

### Библиотека схемотехнических решений

Токовый пороговый логический элемент «Неравнозначность»: Модификация ТПН-1

Бутырлагин Н.В., <u>nbutyrlagin@mail.ru</u>, Югай В.Я., <u>yugtag@gmail.com</u>, Пахомов И.В., <u>pahom2191@mail.ru</u>, Вяликов И.Л., <u>vialikov@mail.ru</u>

Научно-исследовательская лаборатория проблем проектирования в экстремальной микроэлектронике ИППМ РАН и Донского государственного технического университета (г. Ростов-на-Дону)

# 1. Области применения токового порогового логического элемента «Неравнозначность»

Построение компонентов цифровых управляющих и вычислительных систем, например, роботов и беспилотных летательных аппаратов, базируется на использовании логических элементов «Неравнозначность» [1]. Применение линейной алгебры в качестве математического аппарата логического синтеза цифровых структур [2] позволяет получить логическую, а на ее основе – схемотехническую, реализации линейных аналогов указанной логической функции [3]. Эти схемотехнические решения могут быть затем использованы для построения специализированных токовых логических IP-модулей и цифровых СФ-блоков на их основе.



Рис. 1 Схема ВіЈТ токового порогового логического элемента «Неравнозначность»

Практическая реализация схемы рис. 1 может быть осуществлена (при определенной доработке принципиальной схемы под конкретную технологию) в рамках других различных технологий: TSMC (BiCMOS), SiGe (IHP, Германия), HHGRACE SoI (кремний на изоляторе), H10-CMOS090\_LP (AO «Микрон», г. Зеленоград), 3КБТ (ВіЈFеt-биполярно-полевой техпроцесс, АО «Интеграл», г. Минск), комплементарный биполярный техпроцесс (АО «НПП Пульсар», г. Москва) и др.

### 2. Описание схемы токового порогового логического элемента «Неравнозначность»

Схема токового порогового логического элемента «Неравнозначность» рис.1 [4] включает:

- входы (Вх.1 и Вх.2) и выход (Вых.) устройства,
- входные транзисторы (VT1- VT4, VT7- VT8),
- источники напряжения смещения (E<sub>c1</sub>-E<sub>c4</sub>),
- источники опорного тока  $(I_1-I_4)$ ,
- токовые зеркала (ПТ1-ПТ5),
- дифференциальные каскады (VT5-VT6, VT9-VT10).

Функция «Неравнозначность» на основе пороговых функций может быть описанана следующим выражением:

$$y=(x_2>x_1)+(x_1>x_2).$$
 (1)

Так как обе операции сравнения не могут одновременно принимать значение 1, то функция также может принимать только двоичные значения -0 или 1. Для схемотехнической реализации (рис. 1) вычисляем разности значений аргументов и с помощью компараторов (ДК) сравниваем со значением  $0,5I_0$ , т.е. реализуем операции  $sign((x_2-x_1)>0,5I_0)$  и  $sign((x_1-x_2)>0,5I_0)$  и далее простым суммированием токов получаем необходимый результат в соответствии с выражением (1).

Порог сравнения  $0.5I_0$  обеспечивает нечувствительность к погрешностям и помехам в уровнях сигналов в пределах этого порога

Таблица истинности функции «Неравнозначность»:

| $\mathbf{x}_1$ | <b>X</b> 2 | у |
|----------------|------------|---|
| 0              | 0          | 0 |
| 0              | 1          | 1 |
| 1              | 0          | 1 |
| 1              | 1          | 0 |

Входная переменная « $x_1$ » в виде кванта втекающего тока поступает на первый вход устройства (Bx.1) и далее на вход ПТ1. Входная переменная « $x_2$ » в виде кванта втекающего тока поступает на второй вход устройства (Bx.2), где вычитается из выходного сигнала ПТ1 и далее поступает на объединённые эмиттеры входных транзисторов VT1 и VT2. Режимы работы этих транзисторов задаются значениями напряжений источников напряжения смещения  $E_{c1}$  и  $E_{c2}$  и обеспечивают предотвращение насыщения транзисторов токовых зеркал ПТ2 и ПТ3. Разностный сигнал  $x_2$ — $x_1$  с коллектора транзистора VT1 в виде сигнала вытекающего тока подается на ПТ5, где преобразуется в равный ему сигнал втекающего тока. Данный сигнал подается на объединённые эмиттеры входных транзисторов VT3 и VT4, а также на базу транзистора VT5, где вычитается квант втекающего тока источника опорного тока  $I_1$ . Режимы работы транзисторов VT3 и VT4 задаются значениями напряжений источников напряжения смещения  $E_{c1}$  и  $E_{c2}$ .

Дополнительные VT5 VT6 входные транзисторы образуют дифференциальный каскад (ДК). Переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу транзистора VT5. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  $x_2$ - $x_1$  с пороговым уровнем  $0.5I_0$ . Выбор такого порогового уровня независимость обеспечивает результатов преобразования сигналов погрешностей преобразования в пределах 0,5 кванта тока I<sub>0</sub>.

При положительной разности сигналов ( $x_2$ – $x_1$ )–0,5 ток источника опорного тока  $I_2$  через коллектор транзистора VT6 в виде кванта тока подается на ПТ4, где преобразуется в равный ему втекающий ток и передаётся на выход устройства. Разностный сигнал  $x_1$ – $x_2$  с коллектора транзистора VT2 в виде сигнала вытекающего тока подается на токовое зеркало ПТ3, где преобразуется в равный ему сигнал втекающего тока. Данный сигнал подается на объединённые транзисторов VT7 и VT8, а также на базу транзистора VT9, где из него вычитается ток 0,5 $I_0$  источника опорного тока  $I_3$ . Режимы работы транзисторов VT7 и VT8 задаются значениями напряжений источников напряжения смещения  $E_{c1}$  и  $E_{c2}$ .

Транзисторы VT9 и VT10 образуют дифференциальный каскад (ДК). Переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу транзистора VT9. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  $x_1$ – $x_2$  с пороговым уровнем  $0.5I_0$ . Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0.5 кванта тока  $I_0$ .

При положительной разности сигналов  $(x_1-x_2)$ –0,5 $I_0$  ток источника опорного тока  $I_3$  через коллектор транзистора VT9 в виде кванта тока подается на ПТ5, где преобразуется в равный ему втекающий ток и передаётся на выход устройства. На выходе токового порогового логического элемента «Неравнозначность» суммируются выходные токи токовых зеркал ПТ4 и ПТ5.

# 3. Компьютерное моделирование токового порогового логического элемента «Неравнозначность»

В частном случае схема токового порогового логического элемента «Неравнозначность» рис. 1 исследовалась в среде LTspice на моделях транзисторов АБМК 2.2.1 (АО «Интеграл», г. Минск [5-6]).



Рис. 2 Графическое изображение n-p-n и p-n-p транзисторов АБМК 2.2.1

На рис. 3 показана схема токового порогового логического элемента «Неравнозначность» в среде LTspice.



Рис. 3 Схема рис. 1 в среде LTspice на моделях транзисторов AБМК\_2.2.1

# 4. Ожидаемые параметры и характеристики токового порогового логического элемента «Неравнозначность»

На рис.4 приведены осциллограммы входных и выходных сигналов схемы токового порогового логического элемента «Неравнозначность» (рис. 1).

Рис. 4. Осциллограммы входных и выходных сигналов схемы токового порогового логического элемента «Неравнозначность»

#### 5. Параметры оптимизации

Оптимизации подлежат: значения токов дополнительных источников опорного тока  $I_1-I_4$ , а также значения напряжений источников напряжения смещения ( $E_{c1}$ - $E_{c4}$ ) для корректирования режимов работы входных транзисторов и ДК.

#### 6. Netlist в Spice (рис.3)

- 1: D:\simulation\LTSpice\Scheme\_199\8125.asc
- 2: V6 vcc 0 5
- 3: Q17 N017 i3 vcc 0 pnp
- 4: Q12 N013 i2 vcc 0 pnp
- 5: Q9 N015 i1 0 0 npn
- 6: Q4 N010 N019 N020 0 npn
- 7: Q5 N022 N019 N020 0 pnp
- 8: V1 N019 0 2.5
- 9: V5 N018 0 2.5
- 10: Q14 N023 N016 N013 0 pnp
- 11: Q13 0 N015 N013 0 pnp
- 12: Q10 vcc N011 N015 0 npn
- 13: Q11 0 N011 N015 0 pnp
- 14: V3 N016 0 2.5
- 15: Q29 i3 i3 N003 0 pnp
- 16: Q30 N007 i3 N003 0 pnp
- 17: I5 i3 0 70μ
- 18: R4 N007 0 1
- 19: V9 N003 0 5
- 20: Q24 0 N018 N014 0 pnp
- 21: Q21 N024 N017 N014 0 pnp
- 22: Q22 N014 i4 vcc 0 pnp
- 23: V2 N011 0 2.5
- 24: I7 0 0 PULSE(0 100u 20u 1n 1n 20u 40u 4)
- 25: Q31 i4 i4 N004 0 pnp
- 26: Q32 N008 i4 N004 0 pnp
- 27: I6 i4 0 95μ
- 28: R5 N008 0 1
- 29: V10 N004 0 5
- 30: I1 N009 0 PULSE(0 100u 10u 1n 1n 10u 20u 0)
- 31: Q1 N009 N009 vcc 0 pnp
- 32: Q2 N020 N009 vcc 0 pnp
- 33: Q26 N005 i1 0 0 npn
- 34: Q25 i1 i1 0 0 npn
- 35: I3 N001 i1 50µ

- 36: R2 N001 N005 1
- 37: V7 N001 0 5
- 38: I2 N020 0 PULSE(0 100u 20u 1n 1n 20u 40u 0)
- 39: Q3 N010 N010 vcc 0 pnp
- 40: Q7 N015 N010 vcc 0 pnp
- 41: Q8 N017 N022 0 0 npn
- 42: Q6 N022 N022 0 0 npn
- 43: Q16 N021 N023 0 0 npn
- 44: Q15 N023 N023 0 0 npn
- 45: Q23 N021 N024 0 0 npn
- 46: Q20 N024 N024 0 0 npn
- 47: Q18 vcc N012 N017 0 npn
- 48: Q19 0 N012 N017 0 pnp
- 49: V4 N012 0 2.5
- 50: R1 vcc N021 1
- 51: Q27 i2 i2 N002 0 pnp
- 52: Q28 N006 i2 N002 0 pnp
- 53: I4 i2 0 98µ
- 54: R3 N006 0 1
- 55: V8 N002 0 5
- 56: .model NPN NPN
- 57: .model PNP PNP
- 58: .lib C:\Users\Elija\OneDrive\Documents\LTspiceXVII\lib\cmp\standard.bjt
- 59: .op
- 60: .param LT=25
- 61: .temp= $\{LT\}$
- 62: .ac dec 100 1 100Meg
- 63: .tran 0 1m 0 1u
- 64: .step param LT -197 27 2
- 65: .step param Dg 1 1Meg 300
- 66: .step dec param fn 1e12 1e18 1e2
- 67: .param fn=1
- 68: .param Dg=1
- 69: .param V1=1.8
- 70: .lib C:\LT\ABMK-2.2-1.lib
- 71: .param weight=250
- 72: .param JNV={weight/260}
- 73: .param JPV={weight/50}
- 74: .param I1=1u
- 75: .step param V1 -5 5 50m
- 76: .step param I1 1u 1m 10u
- 77: .param fit=1
- 78: .tran 0 100u 0 0.1u
- 79: .backanno
- 80: .end

Исследование выполнено при финансовой поддержке РФФИ в рамках научного проекта № 18-37-00061.

При этом использовались компьютерные модели транзисторов, разработанных Дворниковым Олегом Владимировичем (г.Минск, МНИПИ, oleg dvornikov@tut.by).

#### Список литературы

- 1. Поспелов Д. А. Логические методы анализа и синтеза схем. Изд. 3-е, перераб. и доп., М., «Энергия», 1974, 368 с.
- 2. Prokopenko N.N., Chernov N.I., Yugai V.Ya. Basic Concept of Linear Synthesis of Multi-Valued Digital Structures in Linear Spaces. Proceeding of IEEE East-West Design & Test Symposium (EWDTS'2013). Rostov-on-Don, Russia, September 27-30, 2013. pp. 146-149. DOI: 10.1109/EWDTS.2014.7027045
- 3. Prokopenko N.N., Chernov N.I., Yugai V.Ya. Schematic Design of Digital IC at the Base of Linear Algebra. ICSES 2014 International Conference on Signals and Electronic Systems, September 11-13, 2014, Poznan, POLAND. DOI: 10.1109/ICSES.2014.6948728.
- 4. Токовый пороговый логический элемент «Неравнозначность»: заявка на патент РФ; МПК: Н03К 19/21, Н03К19/082 / Н.В. Бутырлагин, Н.И. Чернов, Н.Н. Прокопенко, В.Я. Югай, А.В. Бугакова № 2018146832; Заявл. 27.12.2018
- 5. K.O. Petrosyants, M. Ismail-zade, O.V. Dvornikov et al. "Automation of parameter extraction procedure for Si JFET SPICE model in the—200...+ 110° C temperature range", Moscow Workshop on Electronic and Networking Technologies, pp. 1-6, 2018.
- 6. O. V. Dvornikov, V. L. Dziatlau, N. N. Prokopenko, K. O. Petrosiants, N. V. Kozhukhov and V. A. Tchekhovski, "The accounting of the simultaneous exposure of the low temperatures and the penetrating radiation at the circuit simulation of the BiJFET analog interfaces of the sensors," 2017 International Siberian Conference on Control and Communications (SIBCON), Astana, Kazakhstan, 2017, pp. 1-6. DOI: 10.1109/SIBCON.2017.7998507